ANSYS PathFinder

ANSYS PathFinder是一款面向全芯片SoC和IP設(shè)計(jì)的靜電放電 (ESD) 規(guī)劃、驗(yàn)證和驗(yàn)收解決方案。它可用于布局和電路級(jí)分析中識(shí)別和隔離設(shè)計(jì)問題,以防止芯片或IP因帶電器件模型 (CDM)、人體模型 (HBM) 和其它ESD事件出現(xiàn)故障。此外,由于該技術(shù)能夠執(zhí)行精確的互聯(lián)寄生抽取、ESD仿真和電遷移 (EM) 以及電流密度規(guī)則處理等功能,很多代工廠都對(duì)它進(jìn)行了認(rèn)證。

產(chǎn)品概覽

行業(yè)調(diào)查顯示高達(dá)35%的集成電路(IC)現(xiàn)場(chǎng)故障與靜電放電(ESD)有關(guān)。在先進(jìn)工藝技術(shù)、不斷提高的數(shù)字和模擬集成度、工作頻率提高、手持設(shè)備普及化、間距更小和層數(shù)更少的先進(jìn)封裝設(shè)計(jì)等因素的綜合作用下,集成電路靜電放電導(dǎo)致的故障影響在進(jìn)一步加劇。

使用全芯片級(jí)建模技術(shù),ANSYS PathFinder能判斷設(shè)計(jì)是否滿足ESD指南,還能確定設(shè)計(jì)(布局或電路)中較薄弱的環(huán)節(jié)。該軟件能夠執(zhí)行早期原型構(gòu)建和設(shè)計(jì)探索,尤其是在把鉗位單元插入到芯片核心區(qū)域時(shí)更為如此。PathFinder 能為ESD事件建模,分析設(shè)計(jì)并預(yù)測(cè)鉗位單元是否有效。

功能特點(diǎn)

? 集成型單次仿真與結(jié)果分析
? 全芯片功能
? 基于布局的分析與根源識(shí)別
? 全面覆蓋
? HBM/MM 靜電放電事件
? SPICE相關(guān)的精度